采样时将不应大于总计时间的1/10(最差的情况下也不能大于总计时间的1/5)。例如,如果预计PV值会用2秒钟的时间到达最终值的2/3,采样时间应小于0.2秒,最差的情况下也不能大于0.4秒。另一方面,采样时间也不能太小,例如小于总计时间的1/1000,或者积分器的Ki*Error*dt值趋向于0的情况。例如,如果有这样-一个非常缓慢的过程,预计PV值会用10小时或者36000秒钟的时间到达最终值的63%时,采样时间应大于或等于40秒。
除非过程非常快,否则不需要将采样时间设为0,从而每个扫描周期都进行PID运算。如果很多PID回路使用了大于扫描周期的采样时间,那麼在有很多PID环同时完成计算时,CPU的扫描时间会有很大的变化。解决的办法是将控制PID块运行的位排在一-个数列内,之后按顺序的把数列内的一-位或几位数据置0。PID回路增益Kp,Ki和Kd根据受控过程的特性确定。设定PID回路时有2个关键问题:1.在CV值发生–定量的变化时,PV值应改变多少,或者什麼是开环增益?2.系统响应有多块,或者说CV发生阶跃时,PV以多快的速度变化?许多过程可以近似的用过程增益,–阶或二阶延时和纯滞后来表示。
GIDDINGS & LEWIS 502-03676-22 USPP 5020367622
GIDDINGS & LEWIS 502-03676-20 USPP 5020367620
Giddings and Lewis 502-02823-00 Memory Interface No. 2