暂停用于错误检查和错误恢复的串行连接,并防止信息的结尾和信息顺序丢失。注意尽管模块允许在接收的信息中的每个字符之间多达3个字符传输时间,但在模块传输的信息中的字符之间只有不超过一-个字符时间的一伴。主设备发送一-个查询信息之后,在从设备没有回答这个请求之前,主设备应该等待–个从设备的处理时间。从设备处理时间受控制器窗口时间和CPU扫描时间的影响。具体描述在13-24页“RTU从设备处理时间”。
CRC是校验错误最有效的系统之–。CRC由产生于发送装置的两个校验字符组成,这两个字符加在被发送数据结尾。用相同的方法,接收装置对于接受的数据产生自身的CRC,并把它和发送器产生的CRC进行比较,确保数据正确发送。在这一-节里不做CRC的完整的数学推导。有关这方面的内容可在很多关于数据通讯的文章中查找。在计算CRC中应该理解的基本步骤如下:CRC里的位数乘上组成信息的数据位数。
Giddings and Lewis Board M#501-03410-01 P#502-02947-01
Giddings & Lewis 36K,40K CMOS board 36K 40K
Expedited shipping available
GIDDINGS & LEWIS 502-03548-00R3 Input 5020354800R3
Expedited shipping available